国产亚洲精品久久久久久豆腐,国产精品久久久久久精品电影,国产午睡沙发,国产成人免费av片在线观看,国产精品,午夜福利

如何用Xilinx FPGA 的Theano,Python,PYNQ和Zynq開發(fā)定點(diǎn)Deep Re

文章圖片

基于Xilinx FPGA構(gòu)建水深遞歸神經(jīng)網(wǎng)絡(luò)語(yǔ)法建模。

可編程語(yǔ)義(Prologis)是由標(biāo)準(zhǔn)化積體電路造成的。語(yǔ)義機(jī)能是根據(jù)使用者對(duì)裝置的編譯器來(lái)確認(rèn)的。使用者可自行將字符裝置編譯器到Prologis之中。經(jīng)過(guò)多年的轉(zhuǎn)型,可編程語(yǔ)義元件已經(jīng)從20世紀(jì)末70中期的可編程語(yǔ)義元件元件(Prologis)轉(zhuǎn)型到目前具有數(shù)千萬(wàn)門的現(xiàn)場(chǎng)可編程元件語(yǔ)義(FPGA)。隨著AI分析的飛速發(fā)展,F(xiàn)PGA并行性已在一些高實(shí)時(shí)性的神經(jīng)網(wǎng)絡(luò)測(cè)量使命之中獲得運(yùn)用。由于在FPGA之上構(gòu)建浮點(diǎn)數(shù)會(huì)損耗大量的硬件資源,盡管定點(diǎn)數(shù)的精確度龐大,透過(guò)為有所不同的運(yùn)用選取適當(dāng)?shù)淖珠L(zhǎng)精確度,仍然可確保發(fā)散,而且速率比浮點(diǎn)數(shù)更慢,損耗的自然資源更少,已經(jīng)使其淪為硬件AI和機(jī)器人研習(xí)運(yùn)用的完美選取。?

XILINX Zynq開發(fā)定點(diǎn).jpg

全新的事實(shí)是英國(guó)伯明翰大學(xué)半導(dǎo)體、電機(jī)和系統(tǒng)工程系的郝玉峰(元音)和史蒂文奎格利(元音)最近的一篇文章。這篇文章題目為“在Xilinx FPGA之上的水深遞歸神經(jīng)網(wǎng)絡(luò)語(yǔ)法建模的構(gòu)建”敘述了采用Java軟件設(shè)計(jì)師語(yǔ)法順利地構(gòu)建和培訓(xùn)一個(gè)靶水深迭代因特網(wǎng)(DRNN)。多維數(shù)組的Theano數(shù)學(xué)庫(kù)和架構(gòu)?;贘ava的開源源代碼的PYNQ研發(fā)自然環(huán)境。Digilent PYNQ-Z1開發(fā)板使用Xilinx Zynq Z-7020片片之上裝置處理器。Zynq-7000系列搭載雙核ARM Cortex-A9CPU和28nm Artix-7或Kintex-7可編程語(yǔ)義。將處理器、Media和ASSP集成在一塊處理器之上,具備關(guān)鍵性研究和硬件加速技能以及結(jié)合脈沖機(jī)能,出色的性價(jià)比和最小的設(shè)計(jì)師機(jī)動(dòng)性也是其特征之一。采用Python DRNN硬件加速變換(Xilinx提交的硬件庫(kù),采用Python API在CPU語(yǔ)義和操作系統(tǒng)之中建立相連并互換資料),兩名同事將此設(shè)計(jì)師用于NLP(自然語(yǔ)言處理)應(yīng)用程序處置客運(yùn)量達(dá)了20 GOPS(每秒10億次),比早期的基于FPGA的構(gòu)建糟糕2.75 -70.5倍。

本文的小部份情節(jié)探討了自然語(yǔ)言處理(NLP)和LM(Language Modeling),后者牽涉機(jī)器人譯本、語(yǔ)法搜尋、語(yǔ)法標(biāo)示和語(yǔ)法辨識(shí)然之后探討了透過(guò)Vivado HLS開發(fā)工具和Verilog語(yǔ)言構(gòu)建DRNLMCPU高能,該方法可為PYNQ研發(fā)自然環(huán)境制備訂制的CPU遮蔽。由此造成的高能包括五個(gè)步驟成分(模塊),并能在此應(yīng)用程序之中獲取20GOPS的資料客運(yùn)量。下列是設(shè)計(jì)師框圖:。

DRNN高能的框圖。

Vivado Design Suite為之下一代超高效的C/C++和基于TCP的設(shè)計(jì)師獲取了一種全新方式。使用了一套全新的超快速高效的設(shè)計(jì)師方式,使用者可構(gòu)建10—15倍的效能提高。Vivado HLS擁護(hù)ISE和Vivado設(shè)計(jì)師自然環(huán)境,并可通過(guò)將C、C++和SystemC規(guī)范結(jié)合到Xilinx可編程元件之中來(lái)加快TCP的設(shè)立,而無(wú)需設(shè)立CBS建模。

這篇文章包括了很多詳盡的技術(shù)細(xì)節(jié),但這句臺(tái)詞歸納了這篇伊藤的基本原理:“更關(guān)鍵的是,我們展現(xiàn)了應(yīng)用程序的操作系統(tǒng)和CPU協(xié)作設(shè)計(jì)師和模擬步驟的行業(yè)的神經(jīng)網(wǎng)絡(luò)”.考量到PY NQ—Z1研發(fā)板售價(jià)為229美元,這個(gè)觀點(diǎn)是完全正確的。?

Xilinx(賽靈思)是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP(Intellectual Property)核??蛻羰褂肵ilinx及其合作伙伴的自動(dòng)化軟件工具和IP核對(duì)器件進(jìn)行編程,從而完成特定的邏輯操作。Xilinx首創(chuàng)了現(xiàn)場(chǎng)可編程邏輯陣列(FPGA)這一創(chuàng)新性的技術(shù),并于1985年首次推出商業(yè)化產(chǎn)品。眼下Xilinx滿足了全世界對(duì) FPGA產(chǎn)品一半以上的需求。Xilinx產(chǎn)品線還包括復(fù)雜可編程邏輯器件(CPLD)。在某些控制應(yīng)用方面CPLD通常比FPGA速度快,但其提供的邏輯資源較少。Xilinx可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時(shí)間并加快了產(chǎn)品面市的速度,從而減小了制造商的風(fēng)險(xiǎn)。與采用傳統(tǒng)方法如固定邏輯門陣列相比,利用Xilinx可編程器件,客戶可以更快地設(shè)計(jì)和驗(yàn)證他們的電路。而且,由于Xilinx器件是只需要進(jìn)行編程的標(biāo)準(zhǔn)部件,客戶不需要象采用固定邏輯芯片時(shí)那樣等待樣品或者付出巨額成本。

?主打產(chǎn)品系列:ACAP、 FPGA 、 3D IC SoC、MPSoC、 RFSoC 、SPARTAN-KINTEX系列、VIRTEX-ZYNQ系列

?應(yīng)用領(lǐng)域:醫(yī)療電子 通訊/網(wǎng)絡(luò) 工業(yè)/自動(dòng)化

?相關(guān)品牌:Xilinx?Xinnova Technology?XFAB?XPT?XP power?Xtaltq technologies?Xeltek?Xsens?XMOS?xysemi

相關(guān)文章

發(fā)表評(píng)論

評(píng)論

    暫無(wú)評(píng)論

?Copyright 2013-2025 億配芯城(深圳)電子科技有限公司 粵ICP備17008354號(hào)

Scroll